PCB中集成电路EMI的来源主要有:数字集成电路从逻辑高到逻辑低之间转换或者从逻辑低到逻辑高之间转换过程中,输出端产生的方波信号频率导致的EMl信号电压和信号电流电场和磁场芯片自身的电容和电感等。 集成电路芯片输出端产生的方波中包含频率范围宽广的正弦谐波分量,这些正弦谐波分量构成工程师所关心的EMI频率成分。最高EMI频率也称为EMI发射带宽,它是信号上升时间(而不是信号频率)的函数。 计算EMI发射带宽的公式为:f=0.35/Tr 式中,厂是频率,单位是GHz;7r是信号上升时间或者下降时间,单位为ns。 从上述公式中可以看出,如果电路的开关频率为50MHz,而采用的集成电路芯片的上升时间是1ns,那么该电路的最高EMI发射频率将达到 350MHz,远远大于该电路的开关频率。而如果汇的―上升时间为5肋Fs,那么该电路的最高EMI发射频率将高达700MHz。 电路中的每一个电压值都对应一定的电流,同样每一个电流都存在对应的电压。当IC的输出在逻辑高到逻辑低或者逻辑低到逻辑高之间变换时,这些信号电压 和信号电流就会产生电场和磁场,而这些电场和磁场的最高频率就是发射带宽。电场和磁场的强度以及对外辐射的百分比,不仅是信号上升时间的函数,同时也取决 于对信号源到负载点之间信号通道上电容和电感的控制的好坏,因此,信号源位于PCB板的汇内部,而负载位于其他的IC内部,这些IC可能在PCB上,也可 能不在该PCB上。为了有效地控制EMI,不仅需要关注汇;芭片自身的电容和电感,同样需要重视PCB上存在的电容和电感。 当信号电压与信号回路之间的锅合不紧密时,电路的电容就会减小,因而对电场的抑制作用就会减弱,从而使EMI增大;电路中的电流也存在同样的情况,如 果电流同返回路径之间锅合不;佳,势必加大回路上的电感,从而增强了磁场,最终导致EMI增加。这充分说明,对电场控制不佳通常也会导致磁场抑制不佳。用 来控制电路板中电磁场的措施与用来抑制IC封装中电磁场的措施大体相似。正如同PCB设计的情况,IC封装设计将极大地影响EMI。 电路中相当一部分电磁辐射是由电源总线中的电压瞬变造成的。当汇的输出级发:跳变并驱动相连的PCB线为逻辑“高”时,汇芯片将从电源中吸纳电流,提 供输出级月需的能量。对于IC不断转换所产生的超高频电流而言,电源总线姑子PCB上的去辊网络止于汇的输出级。如果输出级的信号上升时间为1.0ns, 那么IC要在1.0ns这么短的时P 内从电源上吸纳足够的电流来驱动PCB上的传输线。电源总线上电压的瞬变取决于电源j线路径上的申。感、吸纳的电流以及电流的传输时间。电压的瞬变由公式 所定义,L是电流传输路径上电感的值;dj表示信号上升时间间隔内电流的变化;dz表示d流的传输时间(信号的上升时间)的变化。 由于IC管脚以及内部电路都是电源总线的一部分,而且吸纳电流和输出信号的上于时间也在一定程度上取决于汇的工艺技术,因此选择合适的汇就可以在很大程度上控伟上述公式中提到的三个要素。 |